当前位置:首页 > 财经频道 > 正文内容

核芯互联正式推出新一代高性能低相位噪声可编程任意时钟发生器CLG6965

聚亿千财2026-02-26财经频道4501

近日,核芯互联正式推出新一代高性能、低相位噪声可编程任意时钟发生器——CLG6965。该芯片专为高性能消费电子网络通信工业控制及数据通信领域打造,在极其紧凑的封装内,集成了强大的时钟生成与管理功能,以超低抖动、前沿的PCIe Gen6支持以及高度灵活的可编程性,在PCIe Gen6 (SSC off)(PLL BW of 500K–1.8MHz, CDR = 20MHz)测试条件下,抖动的典型值仅为30fs,为国产时钟芯片提供了新的选择。

5fa4a0f4-11f3-11f1-90a1-92fbcf53809c.png

一、 极致尺寸:4×4mm小封装,释放PCB空间

在服务器主板、交换机线卡及高端嵌入式系统中,PCB面积的优化至关重要。CLG6965采用了业界通用的4 × 4 mm24-VFQFPN 封装工艺,在保证高性能的同时实现了体积的最小化。这一极致的小封装设计,意味着:

节省空间:相比传统大封装时钟芯片,体积大幅缩减,更适合交换机、路由器等高密度板卡设计。

布局灵活:允许工程师将其更紧凑地放置在芯片组附近,缩短信号传输距离,改善信号完整性。

无缝替换:作为通用时钟发生器,该封装符合业界主流标准,便于工程师进行国产化替代设计,降低替换成本。

二、 性能强劲:超低抖动,前瞻支持PCIe Gen6

在保持封装小巧的同时,CLG6965也保证高时钟信号性能:

1. 超低抖动设计芯片内置高性能低噪声PLL,输出相位抖动典型值低至0.2ps RMS,全温范围内典型抖动小于0.4ps RMS。这一指标能够满足高速接口对时钟质量的严苛要求,有效提升系统的信噪比与稳定性。

2. 紧跟高速接口趋势:支持PCIe Gen6紧跟高速计算发展步伐,CLG6965完美支持PCI Express Gen 1.0 至 Gen 6.0(SSC Off模式),以及Gen 1.0 至 Gen 4.0的扩频时钟(SSC On模式)。这意味着无论是当下的主流服务器设计,还是下一代AI计算平台,CLG6965都能提供精准可靠的时钟支持。

3. 宽频VCO与任意频率生成

内置5GHz~6GHz宽范围VCO,支持从极低频(1kHz)到350MHz的差分输出,以及最高200MHz的LVCMOS输出。基于分数分频技术,可实现精度高达50ppb的任意频率转换,满足音视频等非标频应用需求。

三、 功能特色:四大OTP配置,灵活应对复杂场景

CLG6965不仅在性能上表现出色,更通过一系列特色功能,大幅简化了系统设计流程,提升了产品的易用性与灵活性。

1. 四组OTP存储器,硬件管脚一键切换这是CLG6965的一大亮点。芯片内部集成了四组一次性可编程(OTP)存储器。

灵活配置:工程师可以通过GPIO或引脚拉电阻方式,在四种预设配置间轻松切换。

一物多用:同一颗芯片可以适配不同的系统模式(如全功能模式、省电模式)、不同的地区标准,或用于生产线的极限测试,无需更换物料,极大简化了BOM管理。

2. 高可靠性:冗余输入与无毛刺切换针对服务器、电信线路卡等对可靠性要求极高的场景,CLG6965提供了双时钟输入冗余功能。在主备时钟源切换过程中,芯片可实现无毛刺切换,确保下游设备在时钟源故障或维护期间维持正常运转,提升系统鲁棒性。

3. 多样化输出与独立扩频

混合电平支持:提供4对通用差分输出(支持LVPECL、LVDS、HCSL)和1个LVCMOS参考时钟输出。支持1.8V、2.5V、3.3V混合电压供电,轻松实现电平转换。

独立扩频(SSC):每个输出通道均支持独立的扩频调制,可有效降低系统EMI干扰,帮助产品通过电磁兼容认证

四、 典型应用场景

凭借小封装、高性能、灵活配置的核心优势,CLG6965适用于广泛的终端产品:

网络通信:以太网交换机、路由器、MSAN/DSLAM/PON、电信线路卡。

高速计算与存储:服务器主板、FPGA/处理器时钟板卡、光纤通道、SAN存储设备。

消费与工业:多功能打印机、广播音视频设备、工业自动化控制。

结语

CLG6965的发布,展示了核芯互联在高性能时钟芯片设计领域的深厚积累。作为一款支持PCIe Gen6、具备四组OTP配置功能的4×4mm时钟发生器,CLG6965将有力支撑国内通信与计算产业的升级需求,为工程师提供更具性价比、更易用的设计选择。

如需获取样片申请、评估板支持或更详细的数据手册,请联系核芯互联技术支持团队。